23402
TSSOP20/22+
进口原装现货/样本可送
CDCE706PWR
80000
TSSOP20/23+
原装现货
CDCE706PWR
6935
SOP8/24+
公司现货原装17年口碑支持你
CDCE706PW
-
N/A/21+
渠道库存实单确认
CDCE706
80000
-/23+
原装现货
CDCE706
80000
-/23+
原装现货
CDCE706
3750
TSSOP20/2025+
全新原装、公司现货热卖
CDCE706
1980
TSSOP20/16+
全新原字
CDCE706
20000
SOP24/2024
原装现货上海库存,欢迎咨询
CDCE706
1
N/A/25+
回收此型号CDCE706
CDCE706
500000
-/23+
-
CDCE706
12500
TSSOP20/24+
100%原装深圳现货
CDCE706
80000
-/2024+
原装现货
CDCE706
23000
-/2024+
原厂原装现货库存支持当天发货
CDCE706
65286
-/21+
全新原装现货,长期供应,免费送样
CDCE706
500000
-/25+
上海现货,实单可谈
CDCE706
63422
TSSOP20/2215+
原装现货,可提供一站式配套服务
CDCE706PW
12000
TSSOP20/2022+
原装可开发票
CDCE706PW
12000
TSSOP20/23+
全新原装现货
德州仪器(ti)日前宣布推出一款时钟乘法器,集成了三个片上锁相环(pll)组件,据称可将现有解决方案的周期抖动降低70%。该器件的6个输出中每个输出都可以在电路内或者在操作期间针对300mhz以上的时钟频率进行编程。 这三款cdce706 pll基于ti的射频(rf)silicon germanium工艺开发,可以接受晶振、lvcmos或差分输入,还可利用单个时钟源产生6个时钟信号。利用片上eeprom技术,设计人员可以在编程时将器件的寄存器设置保存到非易失存储器,这样在上电时就无需再编程。在器件投入系统使用时,设计人员还可以根据需要采用双线smbus接口对输出进行动态地重新编程。 通过提供低于60psec周期抖动的同时对设计过程进行简化,cdce706可以实现产品快速上市。用户只需定义输入/输出频率或分割器(divider)设置,后者可以自动设置pll参数。此外,新器件具有较灵活的输出设置,如:启用、禁用、低状态、信号反相、0.6~3.3ns的压摆率控制、以及2.3~3.6v可变输出电源。 cdce706目前提供样品,2006年第一季度全面投产。建议零售价为3.60美元(千件
德州仪器宣布推出一款时钟乘法器,集成三个片上锁相环(pll)组件,据称可将现有解决方案的周期抖动降低多达70%。该器件的6个输出中每个输出都可以在电路内或在操作期间针对300mhz以上的任何时钟频率进行编程。ti称,其高灵活性能简化设计过程,节省系统成本,帮助设计人员满足高性能通信应用新标准的要求,如无线基站、电信或数据通信设备。 这三款cdce706 pll基于ti的射频(rf) silicon germanium工艺开发,可以接受晶振、lvcmos或差分输入,并可利用单个时钟源产生6个时钟信号。利用片上eeprom技术,设计人员可以编程并把器件的寄存器设置保存到非易失存储器,这样在上电时就无需再编程。在器件投入系统使用时,设计人员还可以根据需要采用双线smbus接口对输出进行动态地重新编程。 通过提供低于60psec周期抖动的同时对设计过程进行简化,cdce706有助于加快产品上市速度。用户只需定义输入/输出频率或分割器(divider)设置,后者可以自动设置pll参数。 新器件具有灵活的输出设置,如:启用、禁用、低状态、信号反相、0.6~3.3ns的压摆率控制以及
德州仪器 (ti) 宣布推出新型频率倍频器-cdce706。该组件整合三组锁相回路 (pll) ,其频率周期抖动幅度比现有解决方案减少七成,能将电磁干扰减至最小。并可以直接设定其六组输出频率,频率范围最高可达300mhz,可简化设计过程并降低系统成本,以及满足高效能通讯应用的新标准要求,例如无线基地台以及电信和数据通讯设备。 cdce706采用ti射频硅锗制程,内建3组锁相回路可接受石英晶体、lvcmos或差动输入,再根据1组频率讯号源产生6组频率输出。另外,还采用eeprom技术,设计人员可容易设定组件缓存器值并将它们储存至数据非挥发性内存,使开机时不必重新执行设定程序。当组件在系统内工作时,还能透过两线式smbus界面动态设定输出频率。 此组件能将频率周期抖动幅度减至60ps以下,使用者仅需定义输入或输出频率或是除频器的设定值,组件就会根据它们自动设定锁相回路参数,可确保回路稳定工作,并能省下设定电荷泵浦电流、滤波器零件、相位边限或回路频宽的困扰。另外,还提供弹性的输出选项,例如致能、禁能、低电位状态、讯号反相、0.6ns至3.3ns的电压回转率控制、以及2.3v到3.6v的可变输出
德州仪器宣布推出一款时钟乘法器,集成三个片上锁相环(pll)组件,据称可将现有解决方案的周期抖动降低多达70%。该器件的6个输出中每个输出都可以在电路内或在操作期间针对300mhz以上的任何时钟频率进行编程。ti称,其高灵活性能简化设计过程,节省系统成本,帮助设计人员满足高性能通信应用新标准的要求,如无线基站、电信或数据通信设备。 这三款cdce706 pll基于ti的射频(rf) silicon germanium工艺开发,可以接受晶振、lvcmos或差分输入,并可利用单个时钟源产生6个时钟信号。利用片上eeprom技术,设计人员可以编程并把器件的寄存器设置保存到非易失存储器,这样在上电时就无需再编程。在器件投入系统使用时,设计人员还可以根据需要采用双线smbus接口对输出进行动态地重新编程。 通过提供低于60psec周期抖动的同时对设计过程进行简化,cdce706有助于加快产品上市速度。用户只需定义输入/输出频率或分割器(divider)设置,后者可以自动设置pll参数。 新器件具有灵活的输出设置,如:启用、禁用、低状态、信号反相、0.6~3.3ns的压摆率控制以及2
cdce706为ti公司推出的可编时钟乘法器。电源电压为3.3v,工作温度范围为-40~40℃,采用20脚tssop封装,可应用于无线基站、电信或数据通信设备。 欢迎转载,信息来自维库电子市场网(2jv4g1.cn) 来源:ks99
CDCE706为TI公司推出的可编时钟乘法器。电源电压为3.3V,工作温度范围为-40~40℃,采用20脚TSSOP封装,可应用于无线基站、电信或数据通信设备。