MFRC530
5000
OP32/23+
原装现货,实单支持
MFRC530
8735
NA//23+
原装现货,当天可交货,原型号开票
MFRC530
63000
OP32/23+
原装现货
MFRC530
300
OP32/22+
原装,提供BOM配单服务
MFRC530
5000
OP32/23+
原装现货,实单支持
MFRC530
7300
N/A/23+
原装现货
MFRC530
28800
N/A/22+
原装现货,提供配单服务
MFRC530
22500
-/22+
原装最低价,认准华盛锦
MFRC530
68500
SOP32/2025+
一级代理,原装假一罚十价格优势长期供货
MFRC530
8500
OP32/2025+
原装现货
MFRC530
2688
SOP32/1801+
原装现货,精专配套,正品BOM表报价
MFRC530
300
OP32/20+
原装现货,实单支持
MFRC530
9465
-/23+
原装现货需要的加QQ3552671880 2987726803
MFRC530
65428
SOP/22+
只做现货,一站式配单
MFRC530
16800
SOP32/1808+
原装正品,亚太区混合型电子元器件分销
MFRC530
8500
OP32/2025+
原装现货
MFRC530
20000
SOP32/24+
品牌专营公司现货特价支持原装进口假一赔十支持
MFRC530
10000
N/A/2019+
原装配单报价
MFRC530
25000
NA/22+
只有原装原装,支持BOM配单
MFRC530
6000
OP32/23+
原装现货,实单支持
摘要:在对rs485和tcp/ip通讯协议研究的基础上,介绍了一种基于射频识别技术的非接触式ic卡电子密码锁系统,并提出了整个系统的解决方案。系统采用分布式结构和集中统一管理相结合,由三个层次组成:管理中心服务器、用户楼栋pc、电子密码锁。重点阐述了以单片机stc89c58rd+芯片为核心、飞利浦公司的mfrc530为射频基站的电子密码锁的工作原理及硬件组成和软件设计。与传统的电子锁系统相比,具有显著的优越性。试验结果表明:系统运行稳定,实时性好,方案可行。 1.引言 随着信息技术的发展,人们安全意识的增强,电子锁技术得到了迅猛的发展。电子锁系统早已超越了单纯的门道及钥匙管理,并已经逐渐发展成为一套完整的出入管理系统。电子锁系统的发展经历了单一密码键盘电子锁系统、ic 卡电子锁系统、非接触式ic 卡电子锁系统,到现在最新的生物识别系统。其中,非接触式ic 卡电子锁系统由于其技术成熟、价格低廉、使用方便等优越的性能,已经得到了广泛的应用。本文在对rs485 和tcp/ip 通讯协议研究的基础上,提出了一种基于射频识别技术的非接触式ic 卡电子密码锁系统。 2.系统结构 系统
非接触ic卡读写模块mfrc530的工作原理及其应用非接触ic卡读写模块mfrc530的工作原理及其应用 摘 要:mfrc530(mifare reader circuit)是philips公司最新推出的一种非接触式ic卡读写模块。采用该模块设计的ic卡读卡器完全支持13.56 mhz下所有类型的非接触式通信方式和协议,适用于各种基于iso/iec14443a标准并且要求低成本、小尺寸、高性能以及单电源的非接触式通信的应用场合。 关键词:mfrc530;非接触式;ic卡 mfrc530是应用于13.56 mhz非接触式高集成度ic卡读写模块的一员。该模块利用了先进的调制和解调概念,完全集成了在13.56 mhz下所有类型的被动非接触式通信方式和协议。mfrc530支持iso14443a所有层的通信方式。 内部的发送器部分不需要增加有源电路就能够直接驱动近距离操作的天线(可达100 mm)。 接收器部分提供一个坚固而有效的解调和解码电路用于iso14443a兼容的应答器信号。 数字部分处理iso14443a帧和错误检测(奇偶校验和crc)。此外它还支持快速mifare典型安全算法,
mfrc530发烫的问题. 俺用mfrc530做mifare one 读卡器,图基本上是philips的demo.在上电后rc530温度急剧上升(并不损坏),并对其它电路有一定程度干扰.需要刷一次卡,温度就开始恢复正常,电路工作趋于稳定.上述现象在俺的另几个产品调试中没有发现. 有没有哪位同行遇到过类似现象? 您是如何排除的? 望不吝剔教. 俺的程序大概如下:uchar m500pcdconfig(void){ uchar status; dog(); if ((status = m500pcdreset()) == mi_ok) { writeio(regclockqcontrol,0x0); writeio(regclockqcontrol,0x40); delay50us(2); clearbitmask(regclockqcontrol,0x40); writeio(regbitphase,0xad); writeio(regr